Schaltkreisentwurf
Vorlesung und Praktikum
Aktuelles
Die erste Vorlesung findet am Mi, 15.10.2014 statt.
Die erste Übung findet am Mi, 22.10.2014 statt.
Für das Praktikum ist ein login @informatik.hu-berlin.de erforderlich.
Wann und Wo
Vorlesung :
Mi 13-15 RUD 25, 3.101
Fr 09-11 RUD 25, 3.101
Übung (14-tgl.):
Mi 17-19 RUD 25, 3.101
Praktikum:
Ort und Zeit nach Vereinbarung
Informationen / Aufgabenstellungen
Wer
Dozenten: Dr. F. Winkler
Was
Es wird zunächst die Technologie und der Entwurf von integrierten Schaltungen hohen Integrationsgrades (VLSI) und von programmierbaren Schaltkreisen (FPGA) vorgestellt. Danach wird auf Hardwarebeschreibungssprachen, insbesondere auf VHDL näher eingegangen. Schwerpunkt der Lehrveranstaltung ist der Entwurf von digitalen Architekturen und ihre Beschreibung auf VHDL-Ebene. Im Praktikum wird ein zusammen-hängender VHDL-Entwurf in den Schritten "Beschreibung und Simulation", "Schaltungssynthese" und "Implementierung" vorgenommen und als Hardware/SoftwareCodesign auf einen FPGA-Board implementiert.
Für das Modul werden insgesamt 10 Studienpunkte vergeben.
Themen und Download der Vorlesungsfolien
Diese Liste wird im Laufe der Vorlesung ständig aktualisiert und ergänzt. Das folgende Material ist ausschließlich für Lehrzwecke bereitgestellt und darf nicht anderweitig verwendet werden.
- Vorlesung
- Synopsys Beispiel count (zip)
- Synopsys Beispiel CPU86 (zip)
- Verilog, System-C Beispiele count (zip)
- ISE-Demonstration (pdf)
- ISE-Dateien count (zip)
- EDK-Demonstration (pdf)
- EDK-Dateien (zip)
- VHDL Quick Reference (pdf)
- Atlys Reference Manual (pdf)
- Atlys Pinzuordnung (ucf)
- Spartan3E Pinzuordnung (ucf)
- VHDL Kurzreferenz (pdf)
- STD_LOGIC libraries (pdf)
- Mathematik mit NUMERIC_STD (pdf)
- Konvertierungsfunktionen in NUMERIC_STD (pdf)
- Spezialgebiet: Rekonfiguration (pdf)
- Spezialgebiet: Co-design (pdf)
- Spezialgebiet: System-generator (pdf)
Prüfungen
Zur Prüfungszulassung benötigen Sie ein bestandenes Praktikum. Das Praktikum ist bestanden, wenn die Praktikumsaufgabe von der VHDL-Modellierung, Simulation und Synthese bis zum Hardwaretest erfolgreich gelöst wurde.
Die mündlichen Prüfungen finden am 4.3.2015 und 8.4.2015 in RUD25, 4.322/4.323 statt.
Literaturhinweise
Autor(en) und Titel | Inhalt und verwendete Beispielrechner | Verlag und Jahr |
Molitor,P. Ritter,J.: VHDL, eine Einführung | VHDL-"Crashkurs" , Bibliotheken und Beispiele |
Pearson 2004, ISBN 3-8273-7047-7 |
Meyer-Baese: Digital Signal Processing with Field Progammable Gate Arrays | zahlreiche VHDL-Beispiele zur Signalverarbeitung | Springer 2004, ISBN 3-540-21119-5 |
Reichardt, Schwarz VHDL-Synthese | VHDL Entwurf und Synthese | Oldenburg 2003, ISBN 3-486-2738-1 |
Teich, J. Haubelt, C. Digitale Hardware/Softwaresysteme | Modellierung, Synthese und Optimierung | Springer 2007, ISBN 978-3-540-46822-6 |